品牌索引 产品分类 > 小信号开关二极管> 瞬态电压抑制器TVS/ESD> 双极管二极管> 调谐二极管> 齐纳(稳压)二极管> 小信号肖特基二极管> 频带转换二极管> 中/高功率管> 射频PIN二极管> Sinterglass二极管> 整流器 > N沟道(N-Channel)> P沟道(P-Channel)> 双N沟道(Dual N-Channel)> 双P沟道(Dual P-Channel)> 双N和P沟道(Dual N and P-Channel)
|
首 页 > 新闻动态 > 行业资讯 > NEC向待机零功耗SoC再近一步 NEC向待机零功耗SoC再近一步日本东北大学与NEC于2013年2月19日宣布,已建成“基于自旋电子学技术的逻辑存储器IC”的设计环境。两家单位共同开发出了设计这种IC所需的基本电路库等,完成了与CMOS SoC相同的“RTL→GDS-II自动设计流程”。
此次的自动设计技术是利用电子具备的负电荷性质以及微磁铁具备的自旋性质的“自旋电子学逻辑IC”技术之一。采用了东北大学长期以来一直在开发的垂直磁化MTJ元件,这种元件对磁性体具有垂直磁化作用,能够保持内部状态的不易失性(图1)。 通过采用MJT元件与MOS电路一体化的“NV-LIM(nonvolatile logic-in- memory)”结构,可以实现紧凑的存储器一体型低功耗逻辑IC(图2)。在此之前,东北大学与NEC已经通过设计、试制NV-LIM结构的通用搜索电路(TCAM)、FPGA用LUT(look up table)、加法器等,对MTJ元件和NV-LIM结构进行了评价。但是,由于基本是采用手工设计方式,因此,即使是小规模、重复度高的电路,单是布局设计也需要3~4人1个月的工作量。 新开发电路库和辅助工具 这一次,为了达到“实现待机零功耗SoC”的目标,东北大学与NEC完善了采用MTJ元件和NV-LIM结构的IC的自动设计环境(图3)。通过把(1)新开发的MJT/MOS混载单元的电路库和(2)新开发的辅助EDA工具群与既有的EDA工具群相结合,完成了自动设计流程。 这样一来,就可以采用与现在的CMOS SoC相同的步骤,设计出基于自旋电子学的低功耗SoC。新开发的辅助EDA工具有3种,分别是逻辑合成辅助工具“VeriConv”、MTJ/MOS混载电路用电路模拟器“NS-SPICE”、MTJ/MOS混载单元表征工具“NanoLib”。 此次,东北大学与NEC利用完善了的自动设计流程,设计了图像处理用处理器阵列IC。该IC是利用串联的处理器(PE,Processor Element),推测多个视频中物体移动量的“运动矢量检测电路”。在阵列中,正在处理输入数据的PE,以及待机的PE同时存在(图4)。切断待机PE的电源就能避免无谓的耗电。因此,该处理器阵列为PE采用了非易失性的NV-LIM结构。这样一来,就可以简单地切断电源,而无需担心数据丢失。 |